跳到主要内容

编码器

的Speedgoat提供了当今市场上的阅读和模仿最编码器提供支持。支持使用实施FPGA代码模块所使用由任一可配置或可编程FPGA I / O模块。

连接的Speedgoat系统使用正交解码器,的EnDat万事达,SSI主站或主站BiS​​S接口FPGA代码模块商用编码器。这通常是为快速控制Protyping。嗅探器FPGA代码模块也可用于监测。

对于硬件在环(HIL)仿真中,编码器通常被模拟并且经由的Speedgoat FPGA I / O模块连接到控制器,PLC或驱动程序。这种仿真的编码器信号通常由一个的Speedgoat实时目标机器上实时运行复合机,马达或发动机的模拟驱动。正交编码器,编码器BiSS接口,EnDat编码或SSI从FPGA代码模块通常用于模拟对HIL应用的真正编码器。


联系我们讨论建您的需求的解决方案

编码器

选型指南

协议 FPGA代码模块功能
BiSS接口 BiSS接口硕士 BiSS接口编码器 BiSS接口嗅探器
EnDat数据 法师的EnDat EnDat编码 嗅探器的EnDat
正交 正交编码器 正交解码器
SSI(同步串行接口) SSI主 SSI从
凸轮和曲轴 凸轮和曲轴解码器 凸轮和曲轴模拟器

有关上述和附加的FPGA代码模块和实现进一步的信息接触的Speedgoat

资源