跳转至主要内容

模拟I / O模块

Speedgoat提供广泛的模拟I/O模块,具有数模到模拟(DAC)和模数到数字(ADC)转换器,以满足最苛刻的要求。Speedgoat不断扩展其模拟I/O产品,以满足日益增长的要求的应用,如雷达,激光雷达,音频,DSP和振动。I/O模块的特点:

  • 24位分辨率
  • 收购达1 GSPS
  • 支持输出至1.25 gsp时
  • 输出稳定时间降至10纳秒
  • 宽电压I/O范围(从±1.25 V到±20 V)
  • 工业电流I/O范围(0- 20ma, 4- 20ma, 5- 25ma)
  • 电气隔离
  • DMA传输的更低延迟
  • 同时采集(SM)

  1. 固定功能I/O模块(仿真软件实时工作流)
  2. 可配置FPGA I / O模块(仿真软件实时工作流)
  3. 可编程的FPGA I/O模块(HDL编码器和Simulink实时工作流)

请联系我们,咨询您所需要的最佳设备。


如需更多信息,请与我们联系

模拟I / O模块

选择指南-固定功能,模拟和数字I/O模块

I / O模块 解析度 抽样方式 电压/电流范围 输入 输出 Max。AD采样率
DA沉淀时间 数字I / O 形成的因素
IO130 16位 ADC: SM
DAC:SM
ADC:±5v、±10v
DAC:±5v,±10v, 0- 10v, 0- 5v
8 DF 4 SE 200 kSPS的
与DMA
10µ年代 - PMC
IO131 16位 ADC: SM
DAC:SM
ADC:±5v、±10v
DAC:±5v,±10v, 0- 10v, 0- 5v
16 DF 8 SE 200 kSPS的
与DMA
10µ年代 - PMC
IO132 16位 ADC: SM
DAC:SM
ADC:±5v、±10v
DAC:±5 V,±10 V,±10.8 V,0-5 V,0-10 V,0-10.8 V
8 DF

4 SE

200 kSPS的
与DMA
10µ年代 14戴奥 PMC
IO133 16位 ADC: SM
DAC:SM
ADC:±5v、±10v
DAC:±5 V,±10 V,±10.8 V,0-5 V,0-10 V,0-10.8 V
16 DF 8 SE 200 kSPS的
与DMA
10µ年代 14戴奥 PMC
IO134 16位 ADC: SM ADC:±5v、±10v 32 DF 没有一个 200 kSPS的
与DMA
- 8 DIO PMC
IO135 16位 ADC: SM
DAC:SM
ADC:±5v、±10v
DAC:±5 V,±10 V,±10.8 V,0-5 V,0-10 V,0-10.8 V
32 DF 16 SE 200 kSPS的
与DMA
10µ年代 8 DIO PMC
IO141 16位 ADC:平方

DAC:SM

ADC:±0.64 V 24.576 V
DAC:0-20毫安,4-20毫安,0-24毫安,0-5 V至0-12 V,±5 V至±12 V
16 SE或8 DF 4 SE 800年过度增殖
与DMA
24µ年代 8 DIO PMC
IO142 16位

ADC:平方

DAC:SM

ADC:±0.64 V 24.576 V
DAC:0-20毫安,4-20毫安,0-24毫安,0-5 V至0-12 V,±5 V至±12 V
32 SE或16 DF 8 SE 800年过度增殖
与DMA
24µ年代 8 DIO PMC
IO143 16位 DAC:SM DAC: 0-20 mA, 4-20 mA, 0-24 mA,±5 V,±10 V, 0-10 V, 0-5 V, 0-12 V 没有一个 8 SE - 24µ年代 20 DIO PMC
IO144 16位 DAC:SM DAC: 0-20 mA, 4-20 mA, 0-24 mA,±5 V,±10 V, 0-10 V, 0-5 V, 0-12 V 没有一个 16 SE - 24µ年代 20 DIO PMC
IO102-HV 16位 ADC:平方
DAC:SM
ADC:±60v、±30v、±15v、±10v、±5v或±2.5 V
DAC:±10v、±5v或±2.5 V
32 (16 HV) SE或
16(8高压)DF
4 SE 模型的采样率 8µ年代 16戴奥 PMC
IO104 16位 ADC: SM
DAC:SM
ADC:±10 V,±5 V或±2.5 V
DAC:±10v、±5v或±2.5 V
8 SE或
8 DF
4 SE 2 MSPS与DMA 2µs 16戴奥 PMC
IO106-64/32 16位 ADC: SM ±10v,±5v,±2.5 V, 0- 5v, 0- 10v 64 SE或
32 DF
- 200 kSPS的
与DMA
- - PMC
IO107-DF

16位

DAC:SM

±10v,±5v,±2.5 V,或±1.25 V

- 16 DF - 5µ年代 - PMC
IO107-DF-HV
16位 DAC:SM ±20 V,±10 V,或±5 V - 16 DF - 5µ年代 - PMC
IO107-SE 16位 DAC:SM ±10v,±5v,±2.5 V,或±1.25 V - 16 SE - 5µ年代 - PMC
IO108-DF 16位 DAC:SM ±10v,±5v,±2.5 V,或±1.25 V - 8 DF - 5µ年代 - PMC
IO108-DF-HV 16位 DAC:SM ±20 V,±10 V,或±5 V - 8 DF - 5µ年代 - PMC
IO108-SE 16位 DAC:SM ±10v,±5v,±2.5 V,或±1.25 V - 8 SE - 5µ年代 - PMC
IO109 24位 ADC: SM ±10v,±5v或±2.5 V 12 DF - 200 kSPS的
与DMA
- - PMC
IO110 16位 DAC:SM ±10.8 V,±10 V,±5 V,
0-10.8 V,0-10 V,0-5V的
- 32 SE - 10µ年代 - PMC
IO111 16位 DAC:SM ±10.8 V,±10 V,±5 V,
0-10.8 V,0-10 V,0-5V的
- 16 SE - 10µ年代 - PMC
IO112-4-18 18位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
4 DF - 1议员
与DMA
- - PMC
IO112-8-18 18位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
8 DF - 1议员
与DMA
- - PMC
IO112-16-18 18位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
16 DF - 1议员
与DMA
- - PMC
IO112-32-18 18位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
32 DF - 1议员
与DMA
- - PMC
IO112-4-16 16位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
4 DF - 1议员
与DMA
- - PMC
IO112-8-16 16位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
8 DF - 1议员
与DMA
- - PMC
IO112-16-16 16位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
16 DF - 1议员
与DMA
- - PMC
IO112-32-16 16位 ADC: SM ±10v,±5v
(选项±2.5 V/±1.25 V)
32 DF - 1议员
与DMA
- - PMC
IO113-18 18位 DAC:SM ±10 V,±5 V,或±2.5 V - 8 DF或
8 SE
- 6µ年代 8 DIO PMC
IO113-20 20位 DAC:SM ±5 V,或±2.5 V - 8 DF或
8 SE
- 6µ年代 8 DIO PMC
IO116 16位 ADC:平方
DAC:SM
ADC: 0- 20ma或4- 20ma
DAC: 0-20 mA或4-20 mA,最高+31 V
8 DF 4 DF 模型的采样率 8µ年代 8迪
8做
PMC
IO117 16位 ADC:平方 ADC:±10 V,±5 V,±2 V,±1伏 16 DF或32 SE - 模型的采样率 - - PMC

还可以找到其他固定功能的模拟I/O模块这里。这些I / O模块仍然支持,但不建议在新的实时解决方案。

选择指南 - 可配置的FPGA的模拟和数字I / O模块

I / O模块 解析度 抽样方式 电压/电流范围 输入 输出 Max。AD采样率
DA沉淀时间 数字I / O 形成的因素
IO323 16位 ADC:平方
DAC:SM
ADC:±24.58 V,±20.48 V,±10.24 V,±5.12 V,±2.56 V,±1.28 V,±0.64 V
DAC:±10 V
16 DF或
32 SE
8 SE 1议员 10µ年代 48戴奥
FPGA
XMC

看到所有FPGA的I / O模块

选择指南-可编程的FPGA模拟和数字I/O模块

I / O模块 解析度 抽样方式 电压/电流范围 输入 输出 Max。AD采样率
DA沉淀时间 数字I / O 形成的因素
IO33X-5 16位 ADC: SM 为3.4V 2 DF - 100 MSPS - 64年戴奥
FPGA
AXM
IO33X-6 16位 ADC: SM
DAC:SM
±10.24 V
±10 V
16 DF 8 SE 500年过度增殖 10µ年代 64年戴奥
FPGA
AXM
IO334 16位

ADC: SM

DAC:SM

ADC:±20 V

DAC:±10 V

16 SE或
16 DF
16 SE或
16 DF
5议员 <1微秒 64年戴奥
FPGA
作为PCIe
IO335 16位 ADC: SM ±5.0 V 24 SE或
24 DF
- 5议员 - 64年戴奥
FPGA
XMC
io342 - 63 16位 ADC: SM
DAC:SM
1.0 Vpp的 4 SE或
2 DF
4 SE或
2 DF
1 GSPS 10纳秒
1.25 gsp时
18戴奥
FPGA
作为PCIe
IO397 16位 ADC: SM
DAC:SM
ADC: 0-5.12 V、0-10 V、0-10.24 V、±5 V、±5.2 V、±10 V、±10.24 V
DAC: 0-5 V, 0-10 V, 0-10.8 V,±5 V,±10 V,±10.8 V
4 SE或
4 DF
4 SE 200 kSPS的 10µ年代 14戴奥
FPGA
mPCIe

传说

AD采样率最大。=最大采样率每单一通道,使用DMA如果可用
模数转换器(模拟输入)
数模转换器(模拟输出)
DF =微分
SE =单端
同时抽样
每秒采样量
SQ =顺序(一个ADC或DAC转换器用于所有通道)

资源